CPLD - komplexe programmierbare Logikbausteine

Ergebnisse: 511
Auswählen Bild Teile-Nr. Herst. Beschreibung Datenblatt Verfügbarkeit Preis (EUR) Ergebnisse in der Tabelle nach dem Einheitspreis bei Ihrer Menge filtern. Menge RoHS ECAD Model Serie Montageart Verpackung/Gehäuse Betriebsversorgungsspannung Anzahl der Makrozellen Anzahl der I/Os Minimale Betriebstemperatur Maximale Betriebstemperatur Maximale Betriebsfrequenz Verzögerungszeit - Max. Qualifikation Verpackung
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 200
Mult.: 40

LC4256V SMD/SMT TQFP-176 3.3 V 256 Macrocell 128 I/O 0 C + 90 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 1
Mult.: 1

LC4256V SMD/SMT TQFP-176 3.3 V 256 Macrocell 128 I/O - 40 C + 105 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 7.5ns 256MC 128 I/O Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4256V SMD/SMT FTBGA-256 3.3 V 256 Macrocell 160 I/O 0 C + 90 C 322 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 7.5ns 256MC 128 I/O IND Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4256V SMD/SMT FTBGA-256 3.3 V 256 Macrocell 160 I/O - 40 C + 105 C 322 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 256MC 108 I/O Lw Pwr 1.8V 5.8NS Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4256 SMD/SMT CSBGA-144 1.8 V 256 Macrocell 108 I/O 0 C + 90 C 200 MHz 5.8 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 256MC 108 I/O Lw Pwr 1.8V 7.5NS Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4256 SMD/SMT CSBGA-144 1.8 V 256 Macrocell 108 I/O 0 C + 90 C 200 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 256MC 108 I/O Lw Pwr 1.8V 7.5ns Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4256 SMD/SMT CSBGA-144 1.8 V 256 Macrocell 108 I/O - 40 C + 105 C 200 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 10ns 384MC 192 I/O IND Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 450
Mult.: 90

LC4384V SMD/SMT FTBGA-256 3.3 V 384 Macrocell 192 I/O - 40 C + 105 C 322 MHz 10 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 3.5ns 384MC 192 I/O Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 450
Mult.: 90

LC4384V SMD/SMT FTBGA-256 3.3 V 384 Macrocell 192 I/O 0 C + 90 C 322 MHz 3.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 5ns 384MC 192 I/O Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 450
Mult.: 90

LC4384V SMD/SMT FTBGA-256 3.3 V 384 Macrocell 192 I/O 0 C + 90 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 5ns IND 384MC 192 I/O Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 450
Mult.: 90

LC4384V SMD/SMT FTBGA-256 3.3 V 384 Macrocell 192 I/O - 40 C + 105 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 200
Mult.: 40

LC4384V SMD/SMT TQFP-176 3.3 V 384 Macrocell 128 I/O 0 C + 90 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 200
Mult.: 40

LC4384V SMD/SMT TQFP-176 3.3 V 384 Macrocell 128 I/O - 40 C + 105 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 7.5ns 384MC 192 I/O Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 450
Mult.: 90

LC4384V SMD/SMT FTBGA-256 3.3 V 384 Macrocell 192 I/O - 40 C + 105 C 322 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 10nsIND 512MC 208 I/O Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4512V SMD/SMT FTBGA-256 3.3 V 512 Macrocell 208 I/O - 40 C + 105 C 322 MHz 10 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 3.5ns 512MC 208 I/O Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4512V SMD/SMT FTBGA-256 3.3 V 512 Macrocell 208 I/O 0 C + 90 C 322 MHz 3.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 5ns 512MC 208 I/O Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4512V SMD/SMT FTBGA-256 3.3 V 512 Macrocell 208 I/O 0 C + 90 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 5ns 512MC 208 I/O IND Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4512V SMD/SMT FTBGA-256 3.3 V 512 Macrocell 208 I/O - 40 C + 105 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 200
Mult.: 40

LC4512V SMD/SMT TQFP-176 3.3 V 512 Macrocell 128 I/O 0 C + 90 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 7.5ns 512MC 208 I/O Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4512V SMD/SMT FTBGA-256 3.3 V 512 Macrocell 208 I/O 0 C + 90 C 322 MHz 7.5 ns Tray
Altera CPLD - komplexe programmierbare Logikbausteine Nicht auf Lager
Min.: 1
Mult.: 1

MAX V 5M160Z SMD/SMT BGA-100 1.8 V 128 Macrocell 79 I/O 0 C + 70 C 152 MHz 7.5 ns Tray
Altera CPLD - komplexe programmierbare Logikbausteine Nicht auf Lager
Min.: 1
Mult.: 1

MAX V 5M160Z SMD/SMT BGA-100 1.8 V 128 Macrocell 79 I/O - 40 C + 85 C 152 MHz 7.5 ns Tray
Altera CPLD - komplexe programmierbare Logikbausteine Nicht auf Lager
Min.: 640
Mult.: 640

MAX V 5M160Z SMD/SMT BGA-68 1.8 V 128 Macrocell 52 I/O 0 C + 70 C 152 MHz 7.5 ns Tray
Altera CPLD - komplexe programmierbare Logikbausteine
Nicht auf Lager
Min.: 252
Mult.: 84

MAX V 5M2210Z SMD/SMT FBGA-324 Tray
Altera CPLD - komplexe programmierbare Logikbausteine Nicht auf Lager
Min.: 640
Mult.: 640

MAX V 5M240Z SMD/SMT BGA-68 1.8 V 192 Macrocell 52 I/O 0 C + 70 C 152 MHz 7.5 ns Tray