CPLD - komplexe programmierbare Logikbausteine

Ergebnisse: 511
Auswählen Bild Teile-Nr. Herst. Beschreibung Datenblatt Verfügbarkeit Preis (EUR) Ergebnisse in der Tabelle nach dem Einheitspreis bei Ihrer Menge filtern. Menge RoHS ECAD Model Serie Montageart Verpackung/Gehäuse Betriebsversorgungsspannung Anzahl der Makrozellen Anzahl der I/Os Minimale Betriebstemperatur Maximale Betriebstemperatur Maximale Betriebsfrequenz Verzögerungszeit - Max. Qualifikation Verpackung
Lattice CPLD - komplexe programmierbare Logikbausteine 64MC 48 I/O Low Pwr 1.8V 4.7NS Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 2.450
Mult.: 490

ispMACH 4064 SMD/SMT CSBGA-64 1.8 V 64 Macrocell 48 I/O 0 C + 90 C 241 MHz 4.7 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 64MC 64 I/O Ultra Low Power 1.8V Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 450
Mult.: 90

ispMACH 4064 SMD/SMT TQFP-100 1.8 V 64 Macrocell 64 I/O 0 C + 90 C 241 MHz 4.7 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 64MC 64 I/O Ultra Low Power 1.8V Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4064 SMD/SMT CSBGA-144 1.8 V 64 Macrocell 64 I/O - 40 C + 105 C 241 MHz 5.8 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 64MC 64 I/O Ultra Low Power 1.8V Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4064 SMD/SMT CSBGA-144 1.8 V 64 Macrocell 64 I/O 0 C + 90 C 241 MHz 5.8 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 64MC 48 I/O Low Pwr 1.8V 5.8NS Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 2.450
Mult.: 490

ispMACH 4064 SMD/SMT CSBGA-64 1.8 V 64 Macrocell 48 I/O 0 C + 90 C 241 MHz 5.8 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 64MC 64 I/O Ultra Low Power 1.8V Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 450
Mult.: 90

ispMACH 4064 SMD/SMT TQFP-100 1.8 V 64 Macrocell 64 I/O - 40 C + 105 C 241 MHz 5.8 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 64MC 64 I/O Ultra Low Power 1.8V Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4064 SMD/SMT CSBGA-144 1.8 V 64 Macrocell 64 I/O - 40 C + 105 C 241 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 64MC 64 I/O Ultra Low Power 1.8V Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4064 SMD/SMT CSBGA-144 1.8 V 64 Macrocell 64 I/O 0 C + 90 C 241 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 64MC 48 I/O Low Pwr 1.8V 7.5NS Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 2.450
Mult.: 490

ispMACH 4064 SMD/SMT CSBGA-64 1.8 V 64 Macrocell 48 I/O 0 C + 90 C 241 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 450
Mult.: 90

LC4128V SMD/SMT TQFP-100 3.3 V 128 Macrocell 64 I/O - 40 C + 105 C 333 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 300
Mult.: 300

LC4128V SMD/SMT TQFP-144 3.3 V 128 Macrocell 96 I/O 0 C + 90 C 333 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 300
Mult.: 60

LC4128V SMD/SMT TQFP-144 3.3 V 128 Macrocell 96 I/O - 40 C + 105 C 333 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 128MC 96 I/O Low Pwr 1.8V 5.8NS Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4128 SMD/SMT CSBGA-144 1.8 V 128 Macrocell 96 I/O 0 C + 90 C 200 MHz 5.8 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 128MC 96 I/O Low Pwr 1.8V 7.5NS Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4128 SMD/SMT CSBGA-144 1.8 V 128 Macrocell 96 I/O 0 C + 90 C 200 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 128MC 96 I/O Low Pwr 1.8V 7.5ns Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1.800
Mult.: 360

ispMACH 4128 SMD/SMT CSBGA-144 1.8 V 128 Macrocell 96 I/O - 40 C + 105 C 200 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine 128MC 96I/O 1.8V 7.5ns Ultra-Lo Power Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 1
Mult.: 1

ispMACH 4128 SMD/SMT TQFP-144 1.8 V 128 Macrocell 96 I/O 0 C + 90 C 200 MHz 7.5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 10ns 256MC 128 I/O IND Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4256V SMD/SMT FTBGA-256 3.3 V 256 Macrocell 160 I/O - 40 C + 105 C 322 MHz 10 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 10ns 256MC 160 I/O IND Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4256V SMD/SMT FTBGA-256 3.3 V 256 Macrocell 160 I/O - 40 C + 105 C 322 MHz 10 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 3ns 256MC 128 I/O Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4256V SMD/SMT FTBGA-256 3.3 V 256 Macrocell 160 I/O 0 C + 90 C 322 MHz 3 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 200
Mult.: 40

LC4256V SMD/SMT TQFP-176 3.3 V 256 Macrocell 128 I/O 0 C + 90 C 322 MHz 3 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 5ns 256MC 128 I/O Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4256V SMD/SMT FTBGA-256 3.3 V 256 Macrocell 160 I/O 0 C + 90 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 5ns 256MC 128 I/O IND Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4256V SMD/SMT FTBGA-256 3.3 V 256 Macrocell 160 I/O - 40 C + 105 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 5ns 256MC 160 I/O Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4256V SMD/SMT FTBGA-256 3.3 V 256 Macrocell 160 I/O 0 C + 90 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine ispJTAG 3.3V 5ns 256MC 160 I/O IND Nicht-auf-Lager-Vorlaufzeit 32 Wochen
Min.: 450
Mult.: 90

LC4256V SMD/SMT FTBGA-256 3.3 V 256 Macrocell 160 I/O - 40 C + 105 C 322 MHz 5 ns Tray
Lattice CPLD - komplexe programmierbare Logikbausteine PROGRAMMABLE SUPER FAST HI DENSITY PLD Nicht-auf-Lager-Vorlaufzeit 19 Wochen
Min.: 300
Mult.: 60

LC4256V SMD/SMT TQFP-144 3.3 V 256 Macrocell 96 I/O - 40 C + 105 C 322 MHz 5 ns Tray