Texas Instruments SN65LVDS93B/SN65LVDS93B-Q1 LVDS-SerDes-Transmitter

Texas Instruments SN65LVDS93B/SN65LVDS93B-Q1 LVDS-SerDes-Transmitter (Serialisierer/Deserialisierer) enthalten vier 7-Bit-Schieberegister mit symmetrischer Last und serieller Ausgabe. Darüber hinaus verfügt das Bauteil über einen 7-fachen Taktsynthesizer und fünf differentielle Niederspannungs-Signaltreiber (LVDS). All dies ist in einem einzigen integrierten Schaltkreis enthalten. Diese Funktionen ermöglichen eine synchrone Übertragung von einendigen 28-Bit-LVTTL-Daten über fünf synchrone Doppelleiter für den Empfang durch einen kompatiblen Empfänger, wie z. B. DS90CR286A und SN65LVDS94. Die SN65LVDS93B Bauteile sind gemäß AEC-Q100 für Automobil-Applikationen zugelassen.

Bei der Übertragung werden die Datenbits D0 bis D27 nach der Flanke des Eingangstaktsignals (CLKIN) auf die Register geladen. Die steigende oder fallende Flanke des Taktes kann über den Taktauswahl-Pin (CLKSEL) ausgewählt werden. Die Frequenz des CLKIN wird mit sieben multipliziert und dann für die serielle Entladung der Datenregister in 7-Bit-Scheiben verwendet. Die vier seriellen Ströme und ein phasenstarrer Takt (CLKOUT) werden dann an die LVDS-Ausgangstreiber ausgegeben. Die Frequenz des CLKOUT ist die gleiche wie der Eingangstakt CLKIN.

Die SN65LVDS93B/SN65LVDS93B-Q1 Bauteile erfordern keine externen Komponenten und wenig oder gar keine Steuerung. Der Datenbus tritt beim Eingang zum Transmitter und beim Ausgang des Empfängers gleich auf und die Datenübertragung ist für die Nutzer sichtbar. Der einzige Benutzereingriff besteht aus der Auswahl eines Takt mit ansteigender Flanke durch Eingabe eines hohen Pegels zum CLKSEL oder eine fallende Flanke mit einem Eingang mit niedrigem Pegel und die mögliche Verwendung des Abschalt-/Lösch-Signals (SHTDN). Das SHTDN ist ein aktiv niedriger Eingang, um für einen geringeren Stromverbrauch den Takt zu verhindern und die LVDS-Ausgangstreiber abzuschalten. Ein niedriger Pegel auf diesem Signal löscht alle internen Register auf einem niedrigen Pegel.

Merkmale

  • Industrieller Temperaturbereich von –40 °C bis 85 °C
  • Das LVDS-Display-Serdes ist direkt mit den LCD-Anzeigetafeln mit integriertem LVDS verbunden
  • Gehäuseoptionen: 8,1 mm × 14 mm TSSOP
  • 1,8V- bis 3,3V-tolerante Dateneingaben für die direkte Verbindung zu stromsparenden Niederspannungs-Applikationen und Grafikprozessoren.
  • Übertragungsrate bis zu 85 Mpps (Mega Pixel pro Sekunde); Pixeltaktfrequenzbereich von 10 MHz bis 85 MHz; unterstützt Datenraten von max. 2,38 GBit/s
  • Geeignet für Anzeigenauflösungen von HVGA bis zu HD mit niedrigem EMI
  • Arbeitet von einer 3,3V-Einzelversorgung und mit 170 mW (typisch) bei 75 MHz
  • 28 Datenkanäle plus Takt-EIN-Niederspannungs-TTL zu vier Datenkanälen plus Takt-AUS-Niederspannungs-Differential
  • Verbraucht weniger als 1 mW wenn deaktiviert
  • Mit wählbarer steigender oder fallender Taktflanke ausgelöste Eingänge
  • ESD: 5kV-HBM
  • Unterstützt Frequenzspreizungs-Taktung (SSC)
  • Unterstützt RGB-888-zu-LVDS-I-Umwandlung

Applikationen

  • HMI-Panel (Human Machine Interface)
  • Industrie-PC-Anzeige
  • Medizinische Bildverarbeitungsanzeige
  • LCD-Bildschirm-Treiber

Funktionales Blockdiagramm

Blockdiagramm - Texas Instruments SN65LVDS93B/SN65LVDS93B-Q1 LVDS-SerDes-Transmitter

Videos

Veröffentlichungsdatum: 2018-06-28 | Aktualisiert: 2024-06-25