Texas Instruments LMK0461x Takt-Jitter-Reiniger

Der Texas Instruments LMK04640 Takt-Jitter-Reiniger mit JESD204B-Unterstützung ist der branchenweit leistungsstärkste Jitter-Reiniger mit dem geringsten Stromverbrauch. Die 16 Takt-Ausgänge können konfiguriert werden, sodass sie acht JESD204B-Wandler oder andere Logikgeräte mit Geräte- und SYSREF-Takten antreiben können. Die 17. Ausgabe kann konfiguriert werden, um ein Signal von PLL2 oder eine Kopie von der externen VCXO bereitzustellen. Der LMK0461x verfügt über einen vollständig integrierten PLL1- und PLL2-Schleifenfilter, eine hohe Anzahl von integrierten LDOs und digitale und analoge Verzögerung. Darüber hinaus verfügt das Bauteil über die Flexibilität zur Versorgung der Ausgänge mit 3,3 V, 2,5 V und 1,8 V und bietet die Möglichkeit gleichzeitig mehrere SYSREF-Domänen zu erzeugen. Diese Eigenschaften machen den LMK0461x sehr benutzerfreundlich.

Merkmale

  • Dual-Loop-PLL-Architektur
    • 65-fs RMS-Jitter (10 kHz bis 20 MHz)
    • 85-fs RMS-Jitter (100 Hz bis 20 MHz)
    • –165-dBc/Hz Grundrauschen bei 122,88 MHz
  • Unterstützt JESD204B
    • Gepulste und kontinuierliche SYSREF mit Einzelbildmodus
  • 16 differentielle Ausgangstakte in 8 Frequenzgruppen
    • Programmierbare Ausgangsschwingung zwischen 700 mVpp bis 1600 mVpp
    • Jedes Ausgangspaar kann zum SYSREF-Taktausgang konfiguriert werden
    • 16-Bit-Kanalteiler
  • SYSREF-Frequenz von min. 25 kHz
  • Ausgangsfrequenz von max. 2 GHz
  • Präzise digitale Verzögerung, dynamisch einstellbar
    • Digitale Verzögerung (DDLY) von ½ × Taktverteilungspfad-Frequenz (max. 2 GHz)
  • 60 ps analoge Schrittverzögerung
  • 50 % Tastverhältnisausgang teilt 1 bis 65535 (gerade und ungerade)
  • 4 Referenzeingänge
    • Holdover-Modus wenn Eingangstakte verloren sind
    • Automatische und manuelle Umschaltmodi
    • Anzeige von Signalverlust (LOS)
  • Typischer Stromverbrauch mit 16 aktiven Ausgängen: 1,05 W
  • Arbeitet in der Regel von 1,8 V (Eingänge, Ausgänge) und 3,3 V Versorgung (Digital-, PLL1-, PLL2_OSC-, PLL2-Core)
  • Vollintegrierte programmierbare Schleifenfilter
  • PLL2
    • PLL2-Phasendetektorrate von bis zu 250 MHz
    • OSCin Frequenzverdoppler
    • Integrierte rauscharme VCO
  • Interne Leistungsregelung: besser als –80 dBc PSRR auf VDDO für 122,88-MHz-Differentialausgänge
  • Drei- oder vierdrahtige SPI-Schnittstelle (vierdrahtig ist Standard)
  • Industrielle Umgebungstemperatur von -40 ºC bis +85 ºC
  • Unterstützt eine PCB-Temperatur von 105 °C (am Wärmepad gemessen)
  • LMK04616: NFBGA-144-Gehäuse von 10 mm x 10 mm mit Rastermaß von 0,8 mm

Applikationen

  • Drahtlose Infrastruktur wie LTE-BTS, kleine Zellen, Fernfunkeinheit (RRU)
  • Datenwandler und integrierte Transceiver-Taktung
  • Netzwerke, SONET/SDH, DSLAM
  • Test- und Messsysteme
Veröffentlichungsdatum: 2017-09-18 | Aktualisiert: 2024-05-02