Texas Instruments AFE8030-3P5EVM HF-Transceiver-Evaluierungsmodul
Das AFE8030-3P5EVM HF-Transceiver-Evaluierungsmodul (EVM) von Texas Instruments ist eine HF-Abtast-Transceiver-Plattform, die bis zu acht Sende-, acht Empfangs- und zwei Feedback-Kanäle (8T8R + 2FB) unterstützt. Das AFE8030-3P5EVM evaluiert den AFE8030, der zu einer Produktfamilie von Oktalkanal-HF-Abtast-AFEs (Analog Front Ends) gehört. Diese sind jeweils mit 14-Bit-Digital-Analog-Wandlern (DACs) mit 12 GSPS, 14-Bit-Analog-Digital-Wandlern (ADCs) mit 4 GSPS und einem integrierten On-Chip-Phasenregelkreis/spannungsgesteuerten Oszillator (PLL/VCO) für die Hochfrequenz-Takterzeugung in DACs und ADCs erhältlich.Das AFE8030-3P5EVM kann zwei digitale Auf-/Abwärtswandler in jedem Kanal verwenden, um gleichzeitig mehrere Breitbandsignale mit einem hohen Dynamikbereich zu synthetisieren und zu digitalisieren. Ein integrierter digitaler On-Chip-Stufendämpfer (DSA) für die Empfängerkanäle und DSA-Funktionen für die Senderkanäle werden unterstützt. Acht JESD204B/C-kompatible Serialisierer/Deserialisierer-Transceiver (SerDes), die mit bis zu 32,5 GBit/s betrieben werden, können für die Bereitstellung von Eingängen und Ausgängen zum und vom AFE8030 über den On-Board-FPGA-Mezzanine-Karten-Steckverbinder (FMC) verwendet werden.
Das AFE8030-3P5EVM enthält den LMK04828 Taktgenerator zur Bereitstellung eines Referenzsignals zum AFE-On-Chip-PLL und zum Erzeugen der erforderlichen SYSREF-Signale für das JESD204B/C-Protokoll. Ebenfalls enthalten ist die Option für die Bereitstellung einer externen Taktlösung mit extrem niedrigem Phasenrauschen. Das AFE8030EVM implementiert eine effiziente Energiemanagementlösung für die erforderlichen Stromschienen zum AFE. Das Design ist mit der TI Pattern/Capture Card-Lösung (TSW14J58EVM, separat erhältlich) und vielen FPGA-Entwicklungskits kompatibel.
Merkmale
- Evaluierung der 8T8R + 2FB HF-Abtast-AFE80xx-Produktfamilie von Transceiver-Lösungen, beispielsweise AFE8030
- JESD204B/C-Datenschnittstelle zur Vereinfachung der digitalen Schnittstelle; konform zu Lane-Raten von bis zu 32,5Gbps
- Unterstützt JESD204B/C für die Synchronisierung und Kompatibilität
- Beinhaltet eine effiziente Energieverwaltungslösung
- Die Onboard-Taktungslösung wird von LMK04828 zur Erzeugung von SYSREF unterstützt.
- On-Chip-Interpolations-/Dezimierungsfilter für die Eingabe/Ausgabe von Abtastdaten bei reduzierten Abtastraten und verbessertem Signal-Rausch-Verhältnis (SNR)
Board Layout
