Texas Instruments 24-Bit-Delta-Sigma(ΔΣ)-ADC ADS127L21

Die 24-Bit-Delta-Sigma(ΔΣ)-Analog-Digital-Wandler (ADCs) ADS127L21 von Texas Instruments umfassen einen programmierbaren Digitalfilter mit Datenraten bis zu 512 kSPS. Der ADC verwendet einen Breitbandfilter und bis zu 1365 kSPS mit dem Filter mit niedriger Latenz. Das Bauteil bietet eine hervorragende Kombination aus AC-Leistung und DC-Genauigkeit mit geringem Stromverbrauch. Programmierbare unendliche und endliche Impulsantwort-Digitalfilter (IIR und FIR) ermöglichen benutzerdefinierte Filterprofile, beispielsweise A-Gewichtungskompensation und Frequenz-Notch-Filter. Die Option für Breitbandfilter oder Filter mit niedriger Latenz optimiert die AC-Signalleistung oder den Datendurchsatz von DC-Signalen in einem Bauteil.

Der Modulator mit geringer Drift erzielt eine ausgezeichnete DC-Genauigkeit mit einem niedrigen Breitbandrauschen für eine hervorragende AC-Leistung. Die leistungsskalierbare Architektur umfasst vier Geschwindigkeitsmodi zur Optimierung der Datenrate, der Auflösung und des Stromverbrauchs. Signal- und Referenzeingangspuffer reduzieren die Treiberlast für eine höhere Genauigkeit. Die serielle Schnittstelle verfügt über eine Verkettungsfunktion, um die Anzahl der Signalleitungen über eine Isolierungsbarriere zu reduzieren. SPI-Eingangsdaten und Registerspeicherinhalte werden durch die zyklische Redundanzprüfung (CRC) validiert, um die Betriebszuverlässigkeit zu verbessern. Das kleine WQFN-Gehäuse von 3 mm × 3 mm ist für Applikationen mit begrenztem Platz ausgelegt. Der ADS127L21 von Texas Instruments ist für den erweiterten Temperaturbereich von -40 °C bis +125 °C vollständig spezifiziert.

Merkmale

  • Programmierbarer FIR-Filter
  • Programmierbarer IIR-Filter
  • Breitband- oder Filtermodi mit niedriger Latenz
  • Programmierbare Datenraten
    • 512 kSPS-Breitbandfilter
    • 1,365 MSPS-Filter mit niedriger Latenz
  • 3 µs-Umwandlungslatenz (Filter mit niedriger Latenz)
  • AC-Genauigkeit mit DC-Präzision
    • Dynamikbereich (200 kSPS): 111,5 dB (typisch)
    • –125 dB THD (typisch)
    • 0,4 ppm von FS (typisch) INL
    • Offset-Drift von 50 nV/°C (typisch)
    • Gain-Drift von 0,5 ppm/°C (typisch)
  • Leistungsskalierbare Geschwindigkeitsbereiche
    • Max. Geschwindigkeit: 512 kSPS, 33 mW (typisch)
    • Hochgeschwindigkeit: 400 kSPS, 26 mW (typisch)
    • Mittlere Geschwindigkeit: 200 kSPS, 14 mW (typisch)
    • Niedrige Geschwindigkeit: 50 kSPS, 4,3 mW (typisch)
  • Eingangsbereich: ± VREF oder ±2 VREF
  • Gepufferte Eingänge
  • Interner oder externer Taktbetrieb
  • Fähig für die funktionale Sicherheit
    • Dokumentation zur Unterstützung des Designs von funktionalen Sicherheitssystemen ist verfügbar

Applikationen

  • Prüf- und Messsysteme
    • Datenerfassung (DAQ)
    • Akustik und dynamische Dehnungsmessstreifen
  • Fabrikautomatisierung und -steuerung
    • Vibrationen, Zustandsüberwachung
  • Medizintechnik
    • Doppler-Ultraschall
  • Netzinfrastruktur
    • Leistungsqualitätsanalysatoren

Funktionales Blockdiagramm

Blockdiagramm - Texas Instruments 24-Bit-Delta-Sigma(ΔΣ)-ADC ADS127L21
Veröffentlichungsdatum: 2023-07-28 | Aktualisiert: 2023-08-11