STMicroelectronics SPC58 G-Linie-MCUs
STMicroelectronics SPC58 G-Linie-MCUs sind Power Architecture® 32-Bit-MCUs, die für Karosserie-, Netzwerk- und Sicherheitsapplikationen ausgelegt sind. Diese Applikationen schützen On-Board-Kommunikationssysteme in vernetzten Fahrzeugen. Der SPC58 baut auf den erfolgreichen SPC56 MCUs auf, die mithilfe der 90-nm-Embedded-Flash-Technologie von ST gefertigt werden. Diese neue Generation bietet die größte Auswahl an kompatiblen und skalierbaren Bauteilen.Merkmale
- AEC-Q100-qualifiziert
- e200z4 Hochleistungs-Triple-Core:
- Power-Architecture-Technologie-32-Bit-CPU
- Core-Frequenz so hoch wie 180 MHz
- Variables Length Encoding (VLE)
- Fließkomma, End-zu-End-Fehlerbehebung
- 6.582 KB (6.144 KB Code-Flash und 256 KB Daten-Flash) On-Chip-Flash-Speicher:
- Unterstützt das Lesen während einer Programmausführung und Löschvorgängen und verfügt über mehrere Blöcke, um eine EEPROM-Emulation zu ermöglichen
- Unterstützt das Lesen während dem Lesen zwischen zwei Code-Flash-Partitionen.
- On-Chip-Universal-SRAM von 608 KB (zusätzlich zum lokalen Core-Daten-RAM von 160 KB): 64 KB in CPU_0, 64 KB in CPU_1 und 32 KB in CPU _2
- HSM-dedizierter Flash-Speicher von 182 KB (144 KB Code + 32 KB Daten)
- Multikanal-Direct-Memory-Access-Controller (eDMA)
- Ein eDMA mit 64 Kanälen
- Ein eDMA mit 32 Kanälen
- 1 Interrupt-Controller (INTC)
- Umfassendes ASIL-D-Sicherheitskonzept der neuen Generation:
- ASIL-D von ISO 26262
- Ein CPU-Kanal im Lockstep
- Logik-BIST
- FCCU zur Sammlung und Reaktion auf Fehlermeldungen
- Speicher-BIST
- Zyklische Redundanzprüfungseinheit (CRC)
- Fehlerspeichermanagementeinheit (Memory Error Management Unit, MEMU) für die Erfassung und Meldung von Fehlerereignissen in Speichern
- Crossbar-Schalterarchitektur ermöglicht den Parallelzugang auf Peripherien, Flash oder RAM aus mehreren Bus-Mastern mit End-zu-End-ECC
- Body Cross Triggering Unit (BCTU):
- Löst ADC-Umwandlungen von jedem eMIOS-Kanal aus
- Löst ADC-Umwandlungen von bis zu zwei dedizierten PIT_RTIs aus
- Verbessertes modulares I/O-Subsystem (eMIOS): bis zu 64 zeitlich festgelegte I/O-Kanäle mit einer 16-Bit-Zähler-Auflösung
- Erweitertes Analog-Digital-Wandlersystem mit:
- 4 unabhängigen schnellen 12-Bit-SAR-Analog-Wandlern
- Ein 12-Bit-Überwachungs-SAR-Analog-Wandler
- Ein 10-Bit-Standby-SAR-Analog-Wandler
- Kommunikationsschnittstellen:
- 18 LINFlexD-Module
- 10 deseriale serielle Peripherieschnittstellenmodule (DSPI)
- 8 MCAN-Schnittstellen mit erweitertem geteiltem Speicherschema und ISO CAN-FD-Unterstützung
- Zweikanal-FlexRay-Controller
- Zwei unabhängige Ethernet-Controller
mit 10/100 MBit/s konform mit IEEE 802.3-2008
- Stromsparende Funktionen
- Vielseitige Stromsparmodi
- Extrem geringer Stromverbrauch im Standby-Modus mit RTC
- Smart-Wake-up-Einheit für die Kontaktüberwachung
Veröffentlichungsdatum: 2019-02-04
| Aktualisiert: 2024-03-20
