Infineon Technologies EZ-USB™ FX2G3 Hochgeschwindigkeits-Peripheriecontroller

Infineon Technologies EZ-USB™ FX2G3 Hochgeschwindigkeits-Peripheriecontroller sind USB 2.0 Gerätecontroller, die auf die etablierten USB 2.0 Applikationen in den Bereichen Biometrie, Scanner, Kameras, Video und Bildgebung abzielen. Diese Controller basieren auf der MXS40-LP-Plattform und verfügen über Cortex®-M4 und M0+-MCUs, 512 KB Flash, 128 KB SRAM, 128 KB ROM, serielle Kommunikationsblöcke (SCB) und eine Krypto-Engine zur Unterstützung verschiedener Sicherheitsfunktionen. Ein Datensubsystem mit hoher Bandbreite im Infineon EZ-USB FX2G3 ermöglicht DMA-Datenübertragungen von einem LVCMOS-Eingang zu einem USB-Ausgang mit bis zu 480 MBit/s und unterstützt so USB-Hochgeschwindigkeits-Hostsysteme. Im Datensubsystem mit hoher Bandbreite ist ein 1.024 KB SRAM zum Buffer enthalten.

Merkmale

  • USB-Schnittstelle
    • USB 2.0 mit Hochgeschwindigkeit (HS) mit 480 MBit/s
    • Bis zu 32 Endpunkte, 16 Eingänge und 16 Ausgänge, wobei jeder Endpunkt als Bulk-, isochrone oder Interrupt-Typ konfiguriert ist
  • Dual-Core-CPU-Subsystem
    • ARM® Cortex-M4F (CM4) CPU mit Einzelzyklus-Multiplikation, Gleitkomma (FP) und Speicherschutzeinheit (MPU)
    • 100 MHz ARM Cortex-M0+ (CM0+) CPU mit Einzelzyklusmultiplikation und Speicherschutzeinheit (MPU)
  • Speichersubsystem
    • Integrierter Applikations-Flash mit 512 KB und Unterstützung für der Funktionalität Lesen während Schreiben (Read-while-Write, RWW).
    • 128 KB SRAM mit Strom- und Datenhaltung
    • 128 KB ROM für Geräteinitialisierung, Flash-Schreiben, Sicherheit, eFuse-Programmierung
    • 1 MB SRAM für LVCMOS-zu-USB-Daten-Buffer
    • 1024 Bits, einmalig programmierbares (OTP)-eFuse-Array
  • Peripheres Ein-/Ausgabe-Subsystem – insgesamt 48 gemeinsame Eingabe-/Ausgabe-Ports
    • Quad-SPI (QSPI), konfigurierbar als Einzel-, Doppel-, Quad-, Dual-Quad- und Oktalschnittstelle
    • Sechs serielle Kommunikationsblöcke (SCB), konfigurierbar als I2C, UART oder SPI
    • Wechselrichter für Pulsdichtemodulation (PDM) zu Pulscodemodulation (PCM) für ein Mikrofon
    • Ein Full-Speed- (FS)-USB-Gerät für die virtuelle Kommunikationsfunktion (COM).
    • GPIOs (jede periphere Eingabe-/Ausgabe-Schnittstelle kann als GPIO konfiguriert werden)
  • Allgemeine programmierbare Schnittstelle (GPIF III)
    • LVCMOS-Parallel-Datenbus-Transceiver-Modus
    • Besteht aus 16 Daten-, einem Uhr- und 10 Steuersignalen.
    • 100 MHz SDR im TX- und RX-Modus
  • Ultra-niedriger Stromverbrauch (ULP) mit feinabgestimmtem Leistungsmanagement
    • Operationsbereich von 1,7 V zu 3,6 V
    • Tiefschlafmodus mit SRAM- Speicherung
  • Flexible Taktoptionen
  • Sicherheit
    • ROM-basierte Root-of-Trust über unterbrechungsfreien, sicheren Bootvorgang
    • Stufenweise Authentifizierung von Ausführungsbildern
    • Gesicherte Codeausführung im Nur-Ausführen-Modus für geschützte Routinen
    • Alle Debug- und Prüf-Ingress-Pfade können deaktiviert werden.
    • Acht Schutzkontexte
    • Kryptografie-Beschleuniger:
      • Hardwarebeschleunigung symmetrische/asymmetrische kryptografische Verfahren und Hashfunktionen
      • Funktion zur Erzeugung von echten Zufallszahlen (TRNG)
  • 104-poliges LGA-Gehäuse, 8 mm × 8 mm

Applikationen

  • Biometrische Bauteile
  • Scanner
  • Bauteile
  • Videostreaming-Kameras
  • Audiobauteile
  • Industrieautomatisierung
  • Spielcontroller und AR/VR
  • Datenerfassungssysteme
  • USB-Logikschaltung und Protokollanalysatoren, JTAG-Debugger
  • USB-Smartphone-Zubehör

Videos

Blockdiagramm

Blockdiagramm - Infineon Technologies EZ-USB™ FX2G3 Hochgeschwindigkeits-Peripheriecontroller
Veröffentlichungsdatum: 2025-10-31 | Aktualisiert: 2025-11-18