Microchip Technology MCP37x Pipeline-ADCs
Die Pipeline-ADCs MCP37x von Microchip Technology zeichnen sich durch ein hochpräzises Signal-Rausch-Verhältnis (SNR) und eine maximale Abtastrate von 200 MS/s aus. Diese ADCs bieten verschiedene digitale Signalnachverarbeitungsoptionen (Digital Signal Post-Processing, DSPP), darunter Dezimationsfilter für ein verbessertes SNR und fraktionierte Verzögerungswiederherstellung (Fractional Delay Recovery, FDR) für Zeitverzögerungskorrekturen im Mehrkanalbetrieb. Weitere DSPP-Optionen umfassen die Einstellung von Phase, Offset und Gain einzelner Kanäle, die digitale Abwärtswandlung (DDC) mit I/Q- oder fS/8-Ausgang und die kontinuierliche Wellenstrahlformung für den Achtkanal-Modus. Die ADCs MCP37x verfügen über eine Eingangskanal-Bandbreite von 500 MHz und integrierte ADC-Linearitätskalibrierungs-Algorithmen. Diese Algorithmen umfassen harmonische Verzerrungskorrekturen (HDC), DAC-Rauschunterdrückungen (DNC), dynamische Elementanpassungen (DEM) und Flash-Fehler-Kalibrierungen. Diese ADCs von Microchip Technology sind ideal für den Einsatz in Kommunikationsinstrumenten, Mikrowellen-Digitalfunk, LiDAR und Radar, Mobilfunk-Basisstationen sowie Ultraschall- und Sonar-Bildgebung.Merkmale
- Abtastraten:
- 200 MS/s für den Ein-Kanal-Modus
- 200 MS/s per Anzahl verwendeter Kanäle
- SNR mit fIN= 15 MHz und -1 dBFS: 74,7 dBFS (typ.) bei 200 MS/s
- SFDR mit fIN= 15 MHz und -1 dBFS: 90 dBc (typ.) bei 200 MS/s
- Verlustleistung mit LVDS-Digital-I/O: 490 mW bei 200 MS/s
- Verlustleistung mit CMOS-Digital-I/O: 436 mW bei 200 MS/s (Ausgangstakt = 100 MHz)
- Verlustleistung ohne Digital-I/O: 390 mW bei 200 MS/s
- Stromspar-Modi:
- 144 mW während Standby
- 28 mW während Abschaltung
- Versorgungsspannung
- Digitalbereich: 1,2 V und 1,8 V
- Analogbereich: 1,2 V und 1,8 V
- Wählbarer Eingangsbereich bei Vollausschlag: bis zu 2,975 VP-P
- Eingangskanalbandbreite: 500 MHz
- Kanal-zu-Kanal-Nebensignaleffekt: >95 dB im Mehrkanalmodus
- Ausgabedatenformat:
- Parallelgeschalteter CMOS- und DDR-LVDS
- Serialisierter DDR-LVDS (16-Bit-Achtkanal-Modus)
- Optionaler Zufallsgenerator für Ausgabedaten
- Integrierte Algorithmen zur ADC-Linearitätskalibrierung
- Korrektur der harmonischen Verzerrung (HDC)
- DAC-Rauschunterdrückung (DNC)
- Dynamische Elementanpassung (DEM)
- Flash-Fehlerkalibrierung
- Digitale Signalnachverarbeitungsoptionen (DSPP)
- Dezimationsfilter für verbesserte SNR
- Fraktionierte Verzögerungswiederherstellung (FDR) für Zeitverzögerungskorrekturen im Mehrkanalbetrieb
- Phasen-, Offset- und Gain-Anpassung der einzelnen Kanäle
- Digitale Abwärtswandlung (DDC) mit I/Q- oder fS/8-Ausgang
- Kontinuierliche Wellenstrahlformung für den Achtkanal-Modus
- Serielle Peripherieschnittstelle (SPI)
- Automatischer Synchronisationsmodus zur Synchronisierung mehrerer Bauteile mit demselben Taktgeber
- AEC-Q100-qualifiziert
Applikationen
- Kommunikationsgeräte
- Mikrowellen-Digitalfunk
- Lidar und Radar
- Mobilfunk-Basisstationen
- Ultraschall- und Sonar-Bildgebung
Blockdiagramm
Veröffentlichungsdatum: 2020-01-23
| Aktualisiert: 2024-07-09
