
Analog Devices Inc. AD9081 MxFE®-Quad-ADCs
Analog Devices Inc. AD9081 MxFE®-Quad-ADCs sind hochintegrierte Bauteile mit vier 16-Bit-HF-Digital-Analog-Wandler-Cores (DAC) mit einer maximalen Abtastrate von 12 GS/s sowie vier 12-Bit-HF-Analog-Digital-Wandler-Cores (ADC) mit einer Abtastrate von 4 GS/s.Die AD9081 MxFE Quad-ADCs sind für Applikationen ausgelegt, die sowohl Breitband-ADCs als auch DACs zur Verarbeitung von Signalen mit einer großen Momentan-Bandbreite erfordern. Der AD9081 verfügt über acht Sende- und acht Empfangsleitungen, welche die Anforderungen gemäß JESD204C-Standards mit 24,75 GBit/s/Leitung oder gemäß JESD204B-Standards mit 15,5 GBit/s/Leitung erfüllen. Darüber hinaus verfügt das Bauteil über einen On-Chip-Taktmultiplikator und eine digitale Signalverarbeitungsfunktion (DSP), die entweder für das Breitband oder Multiband direkt zu HF-Applikationen ausgelegt sind.
Für den AD9081 sind zwei Modelle verfügbar. Das 4D4AC-Modell unterstützt die vollständige Momentan-Kanalbandbreite. Während dessen das 4D4AB-Modell Unterstützung für eine maximale schnelle Bandbreite von 600 MHz pro Kanal bietet, indem die DSP automatisch konfiguriert wird, um die Momentan-Bandbreite beim Einschalten zu begrenzen.
Merkmale
- Flexibles, rekonfigurierbares gängiges Plattform-Design
- 4 DACs und 4 ADCs (4D4A)
- Unterstützt Einzel-, Dual- und Quad-Band
- Datenpfade und DSP-Blöcke sind vollständig umgehbar
- DAC-zu-ADC-Abtastratenverhältnisse von 1, 2, 3 und 4
- On-Chip-PLL mit Multichip-Synchronisierung
- Externe RFCLK-Eingangsoption für Off-Chip-PLL
- Maximale DAC-Abtastrate von bis zu 12 GS/s
- Maximale Datenrate von bis zu 12 GSPS mit JESD204C
- Nutzbare analoge Bandbreite von bis zu 8 GHz
- Maximale ADC-Abtastrate von 4 GS/s
- Maximale Datenrate von bis zu 4 GS/s mit JESD204C
- Analoge Eingangsbandbreite mit voller Leistung (-3 dB): 7,5 GHz
- AC-Leistung des ADC bei 4 GS/s
- Full-Scale-Eingangsspannung: 1,4 Vp-p
- Rauschdichte: -151,5 dBFS/Hz
- HD2: -68 dBFS bei 2,7 GHz (Ton bei -1 dBFS)
- HD3: -75 dBFS bei 2,7 GHz (Ton bei -1 dBFS)
- Höchste andere (außer HD2 und HD3): -82 dBFS bei 2,7 GHz
- AC-Leistung des DAC bei 12 GS/s
- Full-Scale-Ausgangsstrombereich: 7 mA bis 40 mA
- 2-Ton-IMD3 (-7 dBFS pro Ton) von -78,9 dBc
- NSD, Einzelton bei 3,7 GHz von -155,1 dBc/Hz
- SFDR, Einzelton bei 3,7 GHz von -70 dBc
- JESD204B-/JESD204C-SERDES-Schnittstelle, 16 Leitungen bis zu 24,75 GBit/s
- 8 Leitungen JESD204B/C Tx (JTx) und 8 Leitungen JESD204B/C Rx (JRx)
- Unterstützt reale oder komplexe digitale Daten (8-, 12-, 16- oder 24-Bit)
- Vielseitige digitale Funktionen
- Wählbare Interpolations- und Dezimationsfilter
- Konfigurierbare oder Bypass-fähige DDCs und DUCs
- 8 feine komplexe DUCs und 4 grobe komplexe DUCs
- 8 feine komplexe DDCs und 4 grobe komplexe DDCs
- 48-Bit-NCO pro DUC oder DDC
- Programmierbarer 192-Tap-PFIR-Filter für Empfangsentzerrung
- Unterstützt vier verschiedene Profileinstellungen, die über GPIO geladen werden
- Programmierbare Verzögerung pro Datenpfad
- Unterstützung für Empfangs-AGC
- Schnelle Erkennung mit niedriger Latenz für eine schnelle AGC-Steuerung
- Signalüberwachung für langsame AGC-Steuerung
- Dedizierte AGC-Support-Pins
- Unterstützung für Sende-DPD
- Feine DUC-Kanalverstärkungsregelung und Verzögerungsanpassung
- Grobe DDC-Verzögerungsanpassung für DPD-Beobachtungspfad
- Hilfsfunktionen
- Schneller Frequenzsprung
- Direkt-Digital-Synthese (DDS)
- Digitaler Loopback-Modus mit niedriger Latenz (Rx-Datenpfad-Daten können zu den Tx-Datenpfaden weitergeleitet werden)
- ADC-Takttreiber mit wählbaren Teilungsverhältnissen
- Nachgeschaltete Schutzschaltung für Leistungsverstärker
- On-Chip-Temperaturüberwachungseinheit
- Flexible GPIO-Pins
- TDD-Stromsparoption und gemeinsame ADCs
- 324-Ball-BGA von 15 mm x 15 mm mit einem Rastermaß von 0,8 mm
Applikationen
- Drahtlose Kommunikationsinfrastruktur
- Mikrowellen-Punkt-zu-Punkt, E-Band und 5G-mmWave
- Breitband-Kommunikationssysteme
- DOCSIS 3.1 und 4.0 CMTS
- Phased-Array-Radar und elektronische Kriegsführung
- Elektronische Prüf- und Messsysteme
FUNKTIONALES BLOCKDIAGRAMM
