Altera Agilex™ 5 FPGAs und SoCs

Die Agilex™ 5 FPGAs und SoCs von Altera sind für eine große Auswahl von Applikationen ausgelegt, die eine hohe Leistungsfähigkeit, einen geringen Stromverbrauch, kleinere Formfaktoren und niedrigere Logikdichten erfordern. Die Agilex 5 Bauteile verfügen über erweiterte DSP mit einem KI-Tensorblock, der hocheffiziente Künstliche Intelligenz (KI) und digitale Signalverarbeitung (DSP) bietet. Ein asymmetrisches Applikations-Prozessorsystem, bestehend aus zwei Arm®-Cortex-A76-Cores und zwei Cortex-A55-Cores, ermöglicht die Optimierung des Betriebsverhaltens und der Energieeffizienz von Workloads.

Die Intel Agilex 5 FPGAs von Altera wurden mithilfe der Intel 7-Technologie entwickelt und bieten fortschrittliche Funktionen wie eine Intel® Hyperflex™ FPGA-Architektur der zweiten Generation, High-Speed-Transceiver mit Unterstützung für bis zu 28,1 Gbit/s und PCIe 4.0 x8, eine DDR-Speicherschnittstelle bis zu DDR5 bei 4000 Mbit/s sowie universelle I/Os von 1,05 V bis 3,3 V. Dank dieser Eigenschaften eignen sich diese Bauteile hervorragend für FPGA-Applikationen im mittleren Bereich an Edge und Core, einschließlich drahtloser und kabelgebundener Kommunikation, Video-/Rundfunkausrüstung, Industrieapplikationen, Prüf-/Messtechnik, medizinische Elektronik, Rechenzentren und Verteidigungsapplikationen.

Merkmale

  • Hergestellt mit fortschrittlichen Technologien und Prozessen von Intel
  • Die Hyperflex FPGA-Architektur der 2. Generation von Intel ermöglicht eine signifikante Design-Optimierung, um eine bis zu 2,5 Mal höhere Leistung oder bis zu 50 % niedrigere Gesamtleistung im Vergleich zu Cyclone V FPGAs zu liefern
  • Unterstützt Datenraten bis zu 32 x 28 Gbps für datenintensive Applikationen und gehärtete Medienzugriffskontrolle, physische Kodierungsunterschicht (PCS) und Vorwärtsfehlerkorrektur (FEC) bis zu 16 x 25 Gbps Ethernet (GbE) für Netzwerkapplikationen
  • Gehärtete PCI Express (PCIe) Unterstützung bis zu PCIe 4,0 x8 Schnittstelle
  • Unterstützt DDR4, DDR5, LPDDR4 und LPDDR5 Industriestandard
  • Arm®-Multicore-Prozessoren mit Dual-Core von A55 (bis zu 1,5 GHz) und Dual-Core von A76 (bis zu 1,8 GHz)
  • KI-Tensorblock mit bis zu 37X1 theoretischen Spitzenoberflächen Verbesserung im INT8-Betrieb im Vergleich zu Cyclone V FPGAs
  • MIPI D-PHY v2.5 bei bis zu 3,54 Gbps pro Spur

Applikationen

  • Industrieapplikationen:
    • KI in Smart-Fabrik, Edge-KI
    • Smart-Fabrikautomatisierung
    • Sensoren/Motoren/Antriebe/Konnektivität, funktionale Sicherheit und Sicherheit
    • I/O-Module und IoT-Geräte
    • Winzige PLC und Edge-KI
  • Medizintechnik:
    • Diagnostische Bildgebung und Video
    • Patientenüberwachung
  • Überwachung, Einzelhandel und Verbraucher:
    • Smart City/Einzelhandel und V2X
    • LKWs, Bussysteme, Züge und Eisenbahnen sowie EV-Ladungsvision-Verarbeitung
    • Konnektivität und Videoverarbeitung
    • Video über IP
    • Unterhaltungselektronik (AR/VR, Drohnen und Spiele)

Technische Daten

  • D-Baureihe – Optimiert für Leistung und Energieeffizienz, ideal für verschiedene Applikationen in mehreren Märkten
    • 103 K bis 644 K LEs
    • Gehäusegröße so klein wie 23 mm x 23 mm
    • Bis zu 32x 28G-Transceiver
    • Bis zu PCIe 4,0 x8 und 25GbE x16 Hard-IP
    • DDR4 bei 3.200 Mbps, DDR5 bei 4.000 Mbps, LPDDR4/4x/5 bei 4,267 Mbps und QDR IV bei 2,132 Mbps
    • Bis zu 56 Spitzenoberflächen INT8
    • 18x19 Multiplikatoren bis zu 3680
    • Multi-Core Arm Prozessoren von Dual-Core A55 bei 1,5 GHz und Dual-Core A76 bei 1,8 GHz
    • MIPI D-PHY v2.5 bei bis zu 3,5 Gbps pro Spur
  • E-Baureihe – Optimiert für Leistung und Größe, ideal für intelligente Applikationen an Edge, embedded und mehr
    • 50 K bis 656 K LEs
    • Gehäusegröße so klein wie 15 mm x 15 mm
    • Bis zu 24x 28G-Transceiver
    • Bis zu PCIe 4,0 x4 und 10/25GbE x6 Hard-IP
    • DDR4 bei 2,667 Mbps, DDR5 bei 3.600 Mbps und LPDDR4/5 bei 3,733 Mbps
    • Bis zu 26 Spitzenoberflächen INT8
    • 18x19 Multiplikatoren bis zu 1692
    • Multi-Core Arm Prozessoren von Dual-Core A55 bei 1,5 GHz und Dual-Core A76 bei 1,8 GHz
    • MIPI D-PHY v2.5 bei bis zu 3,5 Gbps pro Spur

Videos

Blockdiagramm

Blockdiagramm - Altera Agilex™ 5 FPGAs und SoCs

Infografik

Infografik - Altera Agilex™ 5 FPGAs und SoCs
Veröffentlichungsdatum: 2024-03-25 | Aktualisiert: 2026-01-21