AS4C256M8D2A-25BCN

Alliance Memory
913-A4C256M8D2A25BCN
AS4C256M8D2A-25BCN

Herst.:

Beschreibung:
DRAM DDR2, 2G, 256M x 8, 1.8v, 60-ball BGA, 400MHz, (A-die) Commercial Temp - Tray

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 161

Lagerbestand:
161 sofort lieferbar
Lieferzeit ab Hersteller:
16 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Bestellmengen größer als 161 können einer Mindestbestellmenge unterliegen.
Minimum: 1   Vielfache: 1
Stückpreis:
-,-- €
Erw. Preis:
-,-- €
Vorauss. Zolltarif:

Preis (EUR)

Menge Stückpreis
Erw. Preis
13,81 € 13,81 €
12,82 € 128,20 €
12,43 € 310,75 €
12,13 € 606,50 €
11,83 € 1.183,00 €
11,41 € 3.012,24 €
11,12 € 5.871,36 €
11,01 € 11.626,56 €
2.640 Kostenvoranschlag

Produktattribut Attributwert Attribut auswählen
Alliance Memory
Produktkategorie: DRAM
RoHS:  
SDRAM - DDR2
2 Gbit
8 bit
400 MHz
FBGA-60
256 M x 8
400 ps
1.7 V
1.9 V
0 C
+ 85 C
AS4C256M8D2A
Tray
Marke: Alliance Memory
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: TW
Feuchtigkeitsempfindlich: Yes
Montageart: SMD/SMT
Produkt-Typ: DRAM
Verpackung ab Werk: 264
Unterkategorie: Memory & Data Storage
Versorgungsstrom - Max.: 59 mA
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

USHTS:
8542320036
ECCN:
EAR99

DDR2 SDRAM

Alliance Memory DDR2 SDRAM is designed to comply with DDR2 SDRAM key features. Features such as posted CAS# with additive latency, Write latency=Read latency -1, and On-Die Termination (ODT). All of the control and address inputs are synchronized with a pair of externally supplied differential clocks. Inputs are latched at the cross point of differential clocks (CK rising and CK# falling). All I/Os are synchronized with a pair of bidirectional strobes (DQS and DQS#) in a source synchronous fashion. The address bus is used to convey row, column, and bank address information in RAS #, CAS# multiplexing style.