Analog Devices Inc. ADN4622/ADN4624 Quad-LVDS-2,5-Gigabit-Isolatoren
Analog Devices Inc. ADN4622/ADN4624 Quad-LVDS-2,5-Gigabit-Isolatoren sind signalisolierte Buffer, die bei bis zu 2,5 GBit/s mit sehr geringem Jitter betrieben werden. Die Bauteile enthalten die iCoupler®-Technologie, die für einen Hochgeschwindigkeitsbetrieb verbessert wurde, um eine galvanische Drop-in-Trennung der LVDS-Signalketten zu bieten. Die AC-Kopplung und/oder Pegelverschiebung zu den LVDS-Empfängern und von den LVDS-Treibern ermöglicht die Isolierung von anderen Hochgeschwindigkeitssignalen, wie z. B. Strommodus-Logikschaltung (CML).Merkmale
- LVDS-Isolatoren mit 5,7 kVrms und 1,5 kVrms
- Mit den TIA/EIA-644-A LVDS-Signalpegeln konform
- Vierkanal-Konfiguration (ADN4622: 2 + 2, ADN4624: 4 + 0)
- Alle Datenraten bis zu einer 2,5-GBit/s-Schaltung mit geringem Jitter
- Gesamtbandbreite über vier Kanäle von 10 GBit/s
- Typische Laufzeitverzögerung von 2,15 ns
- Typischer Jitter: 0,82 psrms zufällig, 40 ps Gesamtspitze
- 1,8-V-Versorgungen mit geringem Stromverbrauch
- ±8 kV IEC 61000-4-2 ESD-Schutz über die Isolationsbarriere
- Hohe flüchtige Gleichtaktsicherheit von 100 kV/μs (typisch)
- Sicherheitszertifizierungen und behördliche Genehmigungen (28-Pin-SOIC_W_FP-Gehäuse)
- UL (ausstehend) von 5.700 Vrms für 1 Minute gemäß UL 1577
- CSA Component Acceptance Notice 5A (ausstehend)
- VDE-Konformitätszertifikat (ausstehend)
- DIN V VDE V 0884-11 (VDE V 0884-11):2017-01
- VIORM = 849 VPEAK (Betriebsspannung)
- Refresh aktivieren oder deaktivieren (Prüfung der Ausgangskorrektheit bei niedriger Geschwindigkeit)
- Betriebstemperaturbereich: -40 °C bis +125 °C
- 28-Pin-Wide-Body-SOIC_W_FP-Gehäuse mit feinem Rastermaß und einer Kriech- und Luftstrecke von 8,3 mm oder LFCSP-Gehäuse von 6 mm x 6 mm mit einer Kriech- und Luftstrecke von 1,27 mm
Applikationen
- Isolierte Video- und Bilddaten
- Analog-Frontend-Isolierung
- Isolierung auf Datenebene
- Isolierte Hochgeschwindigkeitstaktgeber und Datenverknüpfungen
- Multi-Gigabit-Serialisierung/Deserialisierung (SERDES)
- Optischer Board-to-Board-Ersatz (z. B. Kurzstrecken-Glasfaser)
Blockdiagramme
Weitere Ressourcen
Einfache Berechnung des Abtast-Taktjitters für isolierte Präzisions-Hochgeschwindigkeits-DAQs
Der Jitter im Signal (oder Takt), der den S&H-Schalter in einem ADC steuert, beeinflusst die SRV-Leistungsfähigkeit von Präzisions-Hochgeschwindigkeits-DAQ-Signalketten. Das Verstehen der Fehlerquellen, die zum Gesamt-Jitter beitragen, ist bei der Auswahl von Komponenten wichtig.
Videos
Veröffentlichungsdatum: 2021-06-22
| Aktualisiert: 2022-12-04
