SN74HCS72QDRQ1

Texas Instruments
595-SN74HCS72QDRQ1
SN74HCS72QDRQ1

Herst.:

Beschreibung:
Flip-Flops Automotive Schmitt-t rigger input dual D

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 2.209

Lagerbestand:
2.209 sofort lieferbar
Lieferzeit ab Hersteller:
6 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
-,-- €
Erw. Preis:
-,-- €
Vorauss. Zolltarif:
Gehäuse:
Ganzes Reel (Sie bestellen ein Vielfaches von 2500)

Preis (EUR)

Menge Stückpreis
Erw. Preis
Gurtabschnitt / MouseReel™
0,447 € 0,45 €
0,316 € 3,16 €
0,282 € 7,05 €
0,245 € 24,50 €
0,228 € 57,00 €
0,218 € 109,00 €
0,208 € 208,00 €
Ganzes Reel (Sie bestellen ein Vielfaches von 2500)
0,194 € 485,00 €
0,189 € 1.417,50 €
† Für die MouseReel™ wird Ihrem Warenkorb automatisch eine Gebühr von 5,00 € hinzugefügt. MouseReel™ Bestellungen sind weder stornierbar, noch können sie zurückgegeben werden.

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Flip-Flops
RoHS:  
D-Type
HCS
2 Circuit
Push-Pull
SOIC-14
Schmitt-Trigger
Inverting
7 ns
- 7.8 mA
7.8 mA
2 V
6 V
SMD/SMT
- 40 C
+ 125 C
AEC-Q100
Reel
Cut Tape
MouseReel
Marke: Texas Instruments
Maximale Taktfrequenz: 105 MHz
Anzahl der Eingabezeilen: 4
Anzahl der Ausgabezeilen: 2 Output
Produkt-Typ: Flip Flops
Serie: SN74HCS72
Verpackung ab Werk: 2500
Unterkategorie: Logic ICs
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

TARIC:
8542319000
CNHTS:
8542399000
USHTS:
8542390090
ECCN:
EAR99

SN74HCS572/SN74HCS72-Q1 Flip-Flops des D-Typs

Texas Instruments SN74HCS572/SN74HCS72-Q1 Automotive-Flip-Flops des D-Typs enthalten Schmitt-Trigger, die langsame oder laute Eingangssignale ermöglichen. Ein niedriger Pegel am voreingestellten (PRE) Eingang stellt den Ausgang auf hoch ein. Ein niedriger Pegel am CLR-Eingang (Clear, CLR) setzt den Ausgang auf niedrig zurück. Die asynchronen Setz- und Rücksetzfunktionen sind nicht von den Pegeln der anderen Eingänge abhängig.