SN74HCS72DR

Texas Instruments
595-SN74HCS72DR
SN74HCS72DR

Herst.:

Beschreibung:
Flip-Flops Schmitt-trigger inpu t dual D-type negat

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 7.271

Lagerbestand:
7.271 sofort lieferbar
Lieferzeit ab Hersteller:
6 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
-,-- €
Erw. Preis:
-,-- €
Vorauss. Zolltarif:
Gehäuse:
Ganzes Reel (Sie bestellen ein Vielfaches von 2500)

Preis (EUR)

Menge Stückpreis
Erw. Preis
Gurtabschnitt / MouseReel™
0,387 € 0,39 €
0,272 € 2,72 €
0,243 € 6,08 €
0,21 € 21,00 €
0,194 € 48,50 €
0,186 € 93,00 €
0,179 € 179,00 €
Ganzes Reel (Sie bestellen ein Vielfaches von 2500)
0,165 € 412,50 €
0,162 € 1.215,00 €
† Für die MouseReel™ wird Ihrem Warenkorb automatisch eine Gebühr von 5,00 € hinzugefügt. MouseReel™ Bestellungen sind weder stornierbar, noch können sie zurückgegeben werden.

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Flip-Flops
RoHS:  
D-Type
HCS
2 Circuit
SOIC-14
Schmitt-Trigger
7 ns
- 7.8 mA
7.8 mA
2 V
6 V
SMD/SMT
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Marke: Texas Instruments
Maximale Taktfrequenz: 20 MHz, 64 MHz, 74 MHz
Anzahl der Ausgabezeilen: 4 Output
Produkt-Typ: Flip Flops
Serie: SN74HCS72
Verpackung ab Werk: 2500
Unterkategorie: Logic ICs
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74HCS572/SN74HCS72-Q1 Flip-Flops des D-Typs

Texas Instruments SN74HCS572/SN74HCS72-Q1 Automotive-Flip-Flops des D-Typs enthalten Schmitt-Trigger, die langsame oder laute Eingangssignale ermöglichen. Ein niedriger Pegel am voreingestellten (PRE) Eingang stellt den Ausgang auf hoch ein. Ein niedriger Pegel am CLR-Eingang (Clear, CLR) setzt den Ausgang auf niedrig zurück. Die asynchronen Setz- und Rücksetzfunktionen sind nicht von den Pegeln der anderen Eingänge abhängig.