SN74HC166N

Texas Instruments
595-SN74HC166N
SN74HC166N

Herst.:

Beschreibung:
Zähler-Schieberegister 8-Bit Parallel-Load

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 748

Lagerbestand:
748 sofort lieferbar
Lieferzeit ab Hersteller:
12 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
-,-- €
Erw. Preis:
-,-- €
Vorauss. Zolltarif:

Preis (EUR)

Menge Stückpreis
Erw. Preis
1,62 € 1,62 €
1,20 € 12,00 €
1,08 € 27,00 €
0,963 € 96,30 €
0,903 € 225,75 €
0,869 € 434,50 €
0,833 € 833,00 €
0,804 € 2.010,00 €
0,789 € 3.945,00 €

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Zähler-Schieberegister
RoHS:  
Serial/Parallel to Serial
1 Circuit
8 bit
PDIP-16
HC
CMOS
5 / 3
150 ns, 30 ns, 26 ns
2 V
6 V
- 40 C
+ 85 C
Tube
Marke: Texas Instruments
Funktion: 8 Bit Parallel Load
Montageart: Through Hole
Anzahl der Ausgabezeilen: 3 Line
Betriebsversorgungsspannung: 2 V to 6 V
Produkt-Typ: Counter Shift Registers
Serie: SN74HC166
Verpackung ab Werk: 25
Unterkategorie: Logic ICs
Gewicht pro Stück: 1 g
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542399999
ECCN:
EAR99

8-Bit-Schieberegister SN74HC166 mit parallelem Laden

Die 8-Bit-Schieberegister SN74HC166 mit parallelem Laden von Texas Instruments verfügen über Gated-Takteingänge (CLK, CLK INH) und einen übergeordneten Löscheingang (CLR). Der Shift-/Load-Eingang (SH/LD) legt den Parallel-In- oder Seriell-In-Modus fest. Wenn SH/LD hoch ist, wird der serielle (SER) Dateneingang aktiviert und die acht Flip-Flops werden für die serielle Verschiebung mit jedem Taktimpuls (CLK) gekoppelt. Wenn SH/LD niedrig ist, werden die parallelen Dateneingänge (Breitseite) aktiviert, und das synchrone Laden erfolgt mit dem nächsten Taktimpuls. Während des parallelen Ladens ist der serielle Datenfluss gesperrt. Die Taktung erfolgt auf dem Übergang von CLK mit niedrigem zu hohem Pegel über ein Positiv-NOR-Gatter mit zwei Eingängen. Diese Funktion ermöglicht es, einen Eingang als Taktaktivierungs- oder Taktsperrfunktion zu verwenden. Wenn entweder CLK oder CLK INH auf High gehalten wird, wird das Takten gesperrt; wenn einer der beiden Eingänge auf Low gehalten wird, wird der andere Takteingang aktiviert. Mit dieser Funktion kann der Systemtaktgeber frei laufen und das Register kann auf Befehl mit dem anderen Takteingang gestoppt werden. CLK INH sollte nur auf einen High-Pegel geändert werden, wenn CLK hoch ist. Der CLR auf dem SN74HC166 von Texas Instruments übersteuert alle anderen Eingänge, einschließlich CLK, und setzt alle Flip-Flops auf Null zurück.