CD74AC164BQAR

Texas Instruments
595-CD74AC164BQAR
CD74AC164BQAR

Herst.:

Beschreibung:
Zähler-Schieberegister 8-Bit Serial-In/Para llel-Out Shift Regi

Lebenszyklus:
Neues Produkt:
Neu von diesem Hersteller.
ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 2.950

Lagerbestand:
2.950 sofort lieferbar
Lieferzeit ab Hersteller:
12 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
-,-- €
Erw. Preis:
-,-- €
Vorauss. Zolltarif:

Preis (EUR)

Menge Stückpreis
Erw. Preis
0,593 € 0,59 €
0,421 € 4,21 €
0,378 € 9,45 €
0,331 € 33,10 €
0,308 € 77,00 €
0,295 € 147,50 €
0,29 € 290,00 €
Ganzes Reel (Sie bestellen ein Vielfaches von 3000)
0,268 € 804,00 €
0,262 € 1.572,00 €

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Zähler-Schieberegister
RoHS:  
8 bit
WQFN-14
CMOS
4 Input
157 ns
1.5 V
5.5 V
- 55 C
+ 125 C
Reel
Cut Tape
Marke: Texas Instruments
Oberer Ausgangsstrom: - 24 mA
Unterer Ausgangsstrom: 24 mA
Montageart: SMD/SMT
Anzahl der Ausgabezeilen: 8 Output
Betriebsversorgungsspannung: 1.5 V to 5.5 V
Produkt: Shift Registers
Produkt-Typ: Counter Shift Registers
Serie: CD74AC164
Verpackung ab Werk: 3000
Unterkategorie: Logic ICs
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

TARIC:
8542319000
CNHTS:
8542399000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

CD74AC164/CD74ACT164 8-Bit-SIPO-Schieberegister

Die 8-Bit-SIPO-Schieberegister der Baureihe CD74AC164/CD74ACT164 von Texas Instruments verfügen über zwei serielle Eingänge (A und B), die über ein AND-Gate und einen asynchronen Löscheingang (CLR) verbunden sind. Das Gerät benötigt ein High-Signal an den Eingängen A und B, um die Eingangsdatenleitung auf High zu setzen; durch ein Low-Signal an einer der beiden Leitungen wird die Eingangsdatenleitung auf Low gesetzt. Daten können an den Eingängen A und B geändert werden, während CLK auf High oder Low eingestellt ist, sofern die Mindestanforderungen an die Einrichtungszeit erfüllt werden.